400-876-2288
30
澤耀技術篇——晶振時鐘電路設計
瀏覽次數:438

晶振在數字電路系統中的作用如同人的心臟,晶體振蕩電路為數字電路系統提供基礎時鐘信號。

澤耀科技在晶振電路設計上嚴謹苛刻,堅持嚴格的技術驗證,用心為用戶提供高可靠的無線通信產品。

當下數字無線通信中,晶振信號質量更是很大程度上影響了整個系統的通信質量。

晶振的主要指標參數有標稱頻率、調整頻差、老化頻差、等效電阻、靜態電容、負載電容等。具體選擇需要根據實際需要分別考核,綜合考慮。不建議追求某單一參數指標。

糟糕的晶振方案設計可能嚴重影響系統整體的穩定和可靠。不少工程師選擇晶振時僅追求更低的容差,而忽略了時鐘信號質量的重要。通常廉價的有源晶振頻率抖動嚴重,波形畸變,相位噪聲大,諧波分量大且分布寬,僅滿足一般系統使用。澤耀不建議使用在射頻系統中,因為其嚴重的諧波分量往往會串擾到系統其它各個部分,使得系統可靠性和穩定性大大降低,例如出現傳輸丟包,模塊死機,甚至串擾到自身電源系統,影響其他組件正常工作,也可能經由天線直接輻射到自由空間,嚴重干擾周圍設備正常運行。

澤耀技術篇——晶振時鐘電路設計-1

【圖一 - 某使用了廉價有源晶振的模塊的時鐘信號眼圖】


澤耀技術篇——晶振時鐘電路設計-2

【圖二 - 某使用了廉價有源晶振的模塊的時鐘信號頻譜】


晶振的選擇應當根據具體需要。以AS32系列無線模組為例,AS32系列無線模組是澤耀科技基于Semtech SX1278 無線收發芯片研發的高性價比LORA無線串口模組。

澤耀技術篇——晶振時鐘電路設計-3

【圖三-Semtech LoRa modulation transceivers Crystal Specification 】

(來源http://www.semtech.com/images/datasheet/an120014-xo-guidance-lora-modulation.pdf


澤耀科技嚴格依據Semtech提供的設計指標,通過大量的實驗測試,挑選良好的晶振方案。其設計需要綜合考慮,嚴格驗證。除了保證準確穩定的震蕩頻率,還需要考慮信號串擾,負載匹配,環境適應等諸多問題。

澤耀技術篇——晶振時鐘電路設計-4

  【圖四 - AS32-TTL-100 無線模組時鐘信號眼圖】


AS32-TTL-100使用的晶振方案頻率準確穩定,相位噪聲較干凈。符合圖三所示Semtech設計要求。準確、干凈、穩定的時鐘信號是系統長期穩定工作的重要支撐,是系統通信可靠的堅實保障。

澤耀技術篇——晶振時鐘電路設計-5

【圖五 – AS32-TTL-100 無線模組晶振時鐘信號頻譜】


AS32-TTL-100時鐘信號諧波較干凈,降低了信號串擾的問題,大大地提高了系統穩定性和可靠性。

澤耀科技秉承理論與實驗驗證相結合的設計理念,嚴肅認真,用心為用戶提供穩定可靠的無線通信產品。


熱門推薦

返回文章列表